



# Memória

Performance em Sistemas Ciberfísicos Escola Politécnica - PUCPR

© Prof. Luiz Lima Jr.

# Memória static class A { private int m = 100; public void imprime() { System.out.println(m); } } static public void main(String [] args) { A a = new A(); A b = null; int [] v = new int[100]; for (int i=0; i<=100; ++i) System.out.println(i + " ->" + v[i]); a = b; a.imprime(); 31 4 f(100, v); 33 5 for (int i=0; i<2\*n; ++i) 5 ystem.out.println("FIM"); 35 36 36 }</pre>

### Introdução

- Memória:
  - um dos mais importantes recursos do computador
     → requer cuidados especiais.
  - O processo precisa estar na memória para ser executado:
    - ► "arquitetura von Neumann"
- A quantidade de memória exigida pelos processos tem crescido rapidamente:

CPU

- década de 80:
  - ► universidades usavam sistema de tempo compartilhado com 4 MB
- hoje:
  - ► Microsoft Office: 4GB (recomendado, 64 bit)

COLUMN R

**PSCF** 

## Introdução

- Memórias têm capacidades:
  - expressas em *número de bytes*
- "Palavras":
  - 8, 16 ou 32 bits
    - ► (e.g., bits para 1 instrução)





- Endereços de memória:
  - unidades endereçáveis:
    - palavras
    - ► bytes, mais tipicamente
- $2^k$  endereços  $\rightarrow$  endereços de k bits
- Acesso:
- aleatório (qualquer posição diretamente)
- Desempenho:
  - taxa de transferência:
    - ► (e.g., bytes por segundo)



### Hierarquia de Memórias ▶ não volátil, dezenas de centenas de GB, Para desempenho: velocidade e custo baixos memória deve acompanhar desempenho da CPU • O Sistema Operacional deve: • "trade-off": capacidade, taxa de transferência, · Coordenar a utilização destas memórias Abstrair esta hierarquia em um modelo útil • "Hierarquia" de memórias: • grande quantidade de memória principal (RAM) volátil, velocidade e custo médios localidade **RAM** • pequena quantidade de memória de referência **cache** ⇒ gerenciamento ao nível de HW ▶ volátil, muito rápida, cara (ex: i7: 24MB de • memória secundária (e.g., discos, memória CPU é ordens de magnitude mais rápida que memória RAM! solid-state drives)





### Princípio fundamental em sistemas ciberfísicos:

"Se você entende como o sistema move dados na hierarquia de memória, então você pode escrever programas cujos dados são armazenados mais próximos da CPU na hierarquia, onde o processador poderá acessá-los mais rapidamente."

R. Bryant, D. O'Hallaron, em Computer Systems: A Programmer's Perspective, 3a Ed. pg. 616.













### **Cache Simplificada**



- Implementações de IO e RAM fornecidas anteriormente não devem ser alteradas.
- CPU deverá acessar a cache simplificada ao invés da RAM.
- A cache:
  - possui um **tamanho** (em número de palavras) indicado no momento da sua instanciação;
  - possui uma RAM associada;
  - possui a mesma "interface" da RAM (métodos Read e Write)
    - ► (herança: "cache é uma Memória", "RAM é uma Memória");

OLIZUMAR (cc) EV-HO



























### **Mapeamento Associativo**



- Blocos de RAM podem ser carregados em qualquer cache line
- "tags": identificam bloco da RAM
- Para identificar se bloco está na cache: memória principal
  - controle lógico examina simultaneamente tags de todas as cache lines.
- Desvantagem:
  - circuitaria complexa (p/ analisar em paralelo)!
- Normalmente adotado:
  - map. direto + associativo = **Mapeamento Associativo por Conjunto**





### Localidade



- Programas bem escritos possuem boa localidade:
  - acessam dados próximos na memória a outros dados acessados;
  - "princípio da localidade"
    - ► grande impacto no projeto e desempenho de sistemas computacionais
- Localidade:
  - temporal:
    - posição de memória acessada uma vez, será acessada novamente múltiplas vezes em um futuro próximo;
  - espacial:
    - posição de memória acessada uma vez, então posições próximas serão acessadas em um futuro próximo;

(cc) EV-HO





### Localidade de Acessos a Dados de Programas PSGE



```
static int somav(int [] v) {
   int soma = 0;
    for (int i=0; i<v.length; ++i)</pre>
        soma += v[i]:
    return soma;
```

- Boa localidade?
  - variável soma:
    - boa localidade temporal
    - ► (localidade espacial não se aplica)

- V:
  - boa localidade espacial
  - má localidade temporal
  - cada elemento é acesso 1 única
- Conclusão: boa localidade
  - (pois possui seia localidade espacial ou temporal com relação às variáveis do *loop*)



### Localidade: Regras Gerais



- 1. Programas que acessam repetidamente as mesmas variáveis possuem boa localidade.
- 2. Programas com padrões de acesso de **posições** consecutivas de memória ("stride-1") possuem melhor localidade do que aqueles que saltam para posições mais distantes ("stride-k", k>1).
- 3. Loops possuem boa localidade temporal e espacial na busca de instrucões na memória.
  - Quanto menor o corpo do loop e maior o número de iterações, melhor a localidade.

### Referências



- A. Tanenbaum, "Gerenciamento de Memória" em Sistemas Operacionais Modernos, 4ª edição
- Stallings, W. "Arquitetura e Organização de Computadores", 10a. Edição, 2018, Pearson.
  - Seções 4.2 e 4.3
- Bryant, R. e O'Hallaron, D, "Computer Systems A Programmer's Perspective"
- Localidade de Referências